当前位置:  技术问答>linux和unix

armv5的cache问题

    来源: 互联网  发布时间:2017-05-28

    本文导语:  用了个arm926的控制器,想咨询下cache相关的问题。 1. 操纵gpio经过dcache吗?dcache操纵的是虚拟地址吗? 2. 如果做到操纵gpio寄存器不经过cache? 3. cpu频率很高,但是gpio频率很低,如果平衡这两种频率,让gpio有最大频...

用了个arm926的控制器,想咨询下cache相关的问题。
1. 操纵gpio经过dcache吗?dcache操纵的是虚拟地址吗?
2. 如果做到操纵gpio寄存器不经过cache?
3. cpu频率很高,但是gpio频率很低,如果平衡这两种频率,让gpio有最大频率的输出?
就这点分了,都送了。

|
Linux下的api没用过,以前都是直接用协处理指令来做的,今天有时间我去查查看。
想输出方波的话你最好用pwm做,如果没有pwm可以用定时器中断也准确点,这种用循环驱动gpio的方式有很多不确定性,比如你不知道gpio是挂在什么总线上,ahb,apb还是其他,一个gpio驱动的操作几个周期能完成都是依赖于芯片设计者的想法。

    
 
 

您可能感兴趣的文章:

 
本站(WWW.)旨在分享和传播互联网科技相关的资讯和技术,将尽最大努力为读者提供更好的信息聚合和浏览方式。
本站(WWW.)站内文章除注明原创外,均为转载、整理或搜集自网络。欢迎任何形式的转载,转载请注明出处。












  • 相关文章推荐
  • 在qemu模拟器armv5下,以gcc4.3编译glibc2.9,出错求助~~


  • 站内导航:


    特别声明:169IT网站部分信息来自互联网,如果侵犯您的权利,请及时告知,本站将立即删除!

    ©2012-2021,,E-mail:www_#163.com(请将#改为@)

    浙ICP备11055608号-3